ФАПЧ синтезаторы частоты  ФАПЧ синтезаторы частоты
a1lhggupsf25ktxv.php О нас Продукция Корпус микросхем и технология кристалла Новости Цены Контакты
КМОП ВЧ и СВЧ синтезаторы и делители частоты
 

КФ1015ПЛ4 А, Б  
 
  КН1015ПЛ5А,Б,В    
  КН1015ПЛ5Г    
  КФ1015ПЛ4 А,Б    
  КН1015ПЛ4А,Б     
  КФ1015ПЛ7А,Б    
  КФ1015ПЛ2А,Б    
  КФ1015ПЛ3А,Б    
  КН1015ПЦ33    
  КФ(КН)1015ПЦ4А,Б    
  КФ(КН)1015ПЦ2А,Б,В    
  КН1015ХЛ2    
  Приложение к КН1015ХЛ2    


 

                                                       КФ1015ПЛ4 А,Б 
          

     Предназначена для построения современных экономичных цифровых ФАПЧ синтезаторов частот КВ, УКВ, СВЧ диапазонов. Интерфейс программирования – последовательный, 3-х проводный. Отличается малой потребляемой мощностью. Выполнена в 16-выводном пластмассовом корпусе типа  SOP 16  для монтажа на поверхность.  

                                                             I. ОСНОВНЫЕ ПАРАМЕТРЫ БИС

                                     (Т=20оС; Ucc=+5B +-10%,  рабочий диапазон напряжения питания Ucc – от 3 до 6В )           

            Параметр, обозначение параметра

Значение параметра

Единица измерения

         Примечание, режим  измерения

Разрядность управляющего слова

32

    бит

 

Диапазоны коэффициентов деления ДПКДv ( шаг 1),  Nv1

Nv2

49 – 65535

961 – 262143

     ед.

Предделитель     “7/8” 

Предделитель  31/32

Диапазон коэффициентов деления ДПКДr ( шаг 1),     Nr

3 – 8191

     ед.

    

Диапазон рабочей частоты ДПКДv,                          fiv

        

10 – 450

5 – 400


 

 

    МГц

“7/8”,    группа А

              группа Б

             

10 – 900

5 – 800


“31/32”, группа А

              группа Б

             

Диапазон рабочей частоты ДПКДr,                             fir

0,1 – 80

    МГц

              группа А

Максимальная входная частота ЧФД,                  Fr max

5

    МГц

 

Чувствительность по ВЧ входу ДПКДv,                     Sv

0,2 – 0,8

 В эфф.

 

Чувствительность по входу ОГ (выв.12) ,                    Sr

0,1 — 0,15

 мВ эфф

    fr=10МГц

Максимальное напряжение стока NМОS -транзистора, U max

12

9

     B

    Ids=0,1мА

    Ids=3мА

Максимальное остаточное напряжение стока               NMOS- транзистора, не более,                          Udsmin

0,1

     B

    Ids=10мА

Крутизна NMOS -транзистора, не менее,                 S

40

   мА/В

 

Вых. сопротивление ЧФД выходов, не более,         Ro

750

600

   Ом

 выводы 2, 4, 16 

вывод 3

Входные токи низкого уровня, не менее,                 I iL

-1

-15

    мкА

 выводы 7,8,10,14

 выводы 5,12

Входные токи высокого уровня, не более,               IiH

1

5

15

    мкА

 выводы 8,10,14

 вывод 7

 выводы 5,12

Ток потребления максимальный ( группа А),  Icc max

15

 

     мА

Ucc=5,5В; fi=900МГц; Nv = 240; fr=10МГц; Nr = 400

19

Ucc=5,5В; fi=800МГц, Nv=49

Градиент изменения тока потребления (группа А), Icc

+-   1 — 1,1

+-  3,7 — 3,8

     мА

   fi =+-100 МГц,  Ucc=5В

   Ucc +- 1В,  fi=800 МГц

Ток потребления типовой (группа «Б»),                   Icc

4

 

5

     мА

Ucc=3,0В; fi=500МГц fr=10МГц;Nr=400; Nv=961

               «              Nv=49 

Масса  

не более 0,3


       г

MS-012AC, шаг выводов 1,27мм


Диапазон рабочих температур,  T amb,  
                                                    
минус45..+70       
    

        оС

 

Технические условия  Главного  Конструктора:     АДБК.431320.525 ТУ ГК.     Вид приемки — ОТК.


 

                                                         

 СОКРАЩЕНИЯ: ДПКДv -делитель частоты с программируемыми коэффициентами деления тракта генератора управляемого напряжением (ГУН);

ДПКДr — то же для тракта опорного генератора (ОГ);                                     ЧФД -частотно-фазовый дискриминатор.

                                                   III.  НАИМЕНОВАНИЕ ВЫВОДОВ БИС   

 1   — Общий                                                                                      9    -  Питание, +Ucc

 2    — Выход ЧФД логический ,Фr                                               10    — Вход данных, D

 3    — Выход ЧФД с 3-мя состояниями, pDout                          11    — Выход ОГ

 4    — Выход контроля захвата ФАПЧ , LD                                 12   — Вход ОГ,   fr

 5    — ВЧ вход ДПКДv, fi                                                                 13  — Выход ДПКДr (открытый сток),  Nr

 6    — Выход ДПКДv (открытый сток), Nv                                   14  — Затвор NМОS — интегратора

 7    — Вход перезаписи в регистр-защелку, Е                              15  — Сток NМОS- интегратора

 8    — Вход тактов записи данных, С                                              16  — Выход ЧФД логический , Фv

 

                                                          IV.  ФОРМАТ УПРАВЛЯЮЩЕГО СЛОВА

 

                           V.  ВРЕМЕННЫЕ ДИАГРАММЫ УПРАВЛЯЮЩИХ СИГНАЛОВ

 

    В примере программирования коэффициентов: Nr=1988; Nv=195015 («31/32»). Фиксация данных в каждом разряде приемного регистра осуществляется по отрицательным фронтам импульсов С. Лог. уровни упр. сигналов по выводам 7,8,10 — «0»< 0,2 Ucc; «1» > 0,7 Ucc. Частота импульсов С (выв.8) — не более 5МГц. Длительность импульса Е (полож. полярности) — не менее 40нс. Задержка между отриц. фронтом С и фронтами Д — не менее 20нс. Задержка между отриц. фронтом С и полож. фронтом Е — не менее 20нс. Длительность фронтов сигналов Д, С, Е — не более 0,5мкс.

 

                                                              VI.  ОБЩИЕ СВЕДЕНИЯ                           

 1. Обязательно соблюдение правил включения КМОП ИС: напряжение питания подается в первую очередь, после — внешние сигналы (допускается одновременное подключение питания и внешних сигналов), амплитуда которых не должна превышать +Ucc.

2. При монтаже микросхемы необходимо принимать меры по защите выводов от статического электричества (антистатический браслет монтажника, заземленное жало паяльника с рабочим напряжением 12- 24 В). Максимально-допустимый статический потенциал на выводах БИС — не более 150 В.

3. Пайку выводов БИС выполнять паяльником с рабочим напряжением  не более 24 В. Желательно первыми паять выводы 1, 9    в любой последовательности .

4. ОГ на кварцевом резонаторе работает на частоте параллельного резонанса. Конденсатор С4 позволяет подстраивать в узком диапазоне частоту опорного генератора.

5. При работе с внешним кварцевым генератором его выходной сигнал подается на выв.12  через разделительный конденсатор Ср = 1–10нФ.

6. Для контроля коэффициентов деления ДПКДv и ДПКДr необходимо подключить между выв.9 и выводами 6, и 13 соответственно Rн = 1 кОм. Выходные импульсы отрицательной полярности длительностью:

   — для Nv:   tv1 = 32 * Tвч,    предделитель «31/32»;  tv2 = 8 * Твч,       предделитель   «7/8»,   где Твч  -  период ВЧ сигнала на выв.5.

   — для Nr:   tr=Тог,                     Тог — период колебания опорного сигнала.

7. ВЧ сигнал на выв.5  подается через конденсатор Ср = 22 — 1000 пФ.

8. В режиме фазового синхронизма петли ФАПЧ на выв.4 — сигнал «1» ,  светодиод АЛ307БМ не горит, в противном случае — на выв.4 появляется ШИМ – сигнал, который инициирует свечение светодиода.

9. Резистор R1 в цепи питания БИС ограничивает сквозной ток в случае тиристорного эффекта (защелки), возникающего только при наличии мощных импульсных помех по входам или по цепям питания микросхемы. Нестабильная работа ДПКДv может быть следствием слишком большой амплитуды ВЧ сигнала на выв.5. Полезно обращать внимание на величину постоянного уровня напряжения на выв.5 без подачи внешнего ВЧ сигнала. Нормальное его значение близко к Ucc/2.

 

10. Выв.7 соединен с выв.1 через внутренний резистор Ri = 1 — 1,5 МОм.

11. Коэффициенты деления ДПКДv могут быть и меньше указанных минимальных значений:

 Nv1 = 49 (для предделителя «7/8»)    -    14, 15, 21…23, 28…31, 35…39, 42…47.

 Nv2 = 961 (для предделителя «31/32»)  —    62,63,93…95,124…127,155…159,186…191,  217…223,248…255,279…287,310…319,341…351,372…383,403…415,434…447,465…479,496…511,527…543,558…575,  589…607,620…639,651…671,682…703,713…735,744…767,775…799,806…831,837…863,868…895,899…927,930…959.

12. Если управляющая характеристика ГУН   Fгун = f(V упр) имеет положительный наклон (частота растет с увеличением напряжения), то для достижения синхронизма в кольце ФАПЧ обязательно применять ИНВЕРТИРУЮЩИЙ ФНЧ.

13. Маркировка БИС по группам:       «А» — одна  красная точки на верхней грани корпуса.  «Б» — без дополнительной маркировки группы.                                                                                                      

                                                                  VII.  ИПОВЫЕ СХЕМЫ ВКЛЮЧЕНИЯ

 1) С использованием внутреннего интегратора на NMOS-транзисторе.

 

     — номиналы элементов, приведенных в схемах подбираются разработчиком синтезатора.

                                          VIII.  СПРАВОЧНЫЕ ЗАВИСИМОСТИ.

 

 

  

 

Новости

18 марта 2019

Предполагается снижение цены

В ближайшее время проведет расчеты и проведем снижение цен на некоторые типономиналы микросхем.

Подробнее

24 декабря 2018

Прайс-лист на первое полугодие 2019г.

Опубликован новый ценник на нашу продукцию в 2019 году. Цены не изменятся до 30.06.2019г.

Подробнее

28 ноября 2018

О ценах на продукцию в 2019 году

Цены на наши микросхемы в следующем году постараемся удержать в пределах +5% роста.

Подробнее

28 ноября 2018

О режиме работы

В декабре установлена сокращенная рабочая неделя: нерабочим днем установлена пятница.

Подробнее

9 октября 2018

Новые платежные реквизиты

С 09.10.2018г. действует новый расчетный счет в новом банке АО КБ «Модульбанк»

Подробнее

 
  a1lhggupsf25ktxv.php | О нас | Продукция | Корпус микросхем и технология кристалла | Новости | Цены | Контакты

© 2019 ФАПЧ синтезаторы частоты. Все права защищены.
Создание сайта — OnSite.ru